ياسر عامر

حصل على درجة البكالوريوس في  هندسة الحاسبات من كلية الرشيد / الجامعة التكنولوجية / العراق عام 2000.وحصل على درجة الماجستير في هندسة الحاسبات من الجامعة التكنولوجية / العراق عام 2005 ثم عمل فيها كتدريسي حتى عام 2007. بعدها انتقل للعمل في كلية الهندسة / جامعة ديالى .حصل على درجة الدكتوراه في هندسة الحاسبات عام 2016 )اعادة استخدام نواقل البيانات الخاصة بالتشفيرعن طريق تصميم معماريات كفؤة باستخدام FPGA (من جامعة الطاقة الماليزية. خلال الدراسة نشر العديد من البحوث في المجلات والمؤتمرات العالمية. حاليا يعمل تدريسي في قسم هندسة الحاسوب / كلية الهندسة / جامعة ديالى. اهتماماته البحثية تتركز على معماريات الحاسبة و التشفير الاجهزة المحمولة  و أمنية المعلومات  . يمكن متابعة بحوثه على الروابط التالية

https://scholar.google.com/citations?user=zIrTVRMAAAAJ&hl=en

https://www.researchgate.net/profile/Yasir_Abbas4

 

اسم المادة:

 

منطق/مرحلة اولى - معمارية/مرحلة ثانية

 

الجدول الاسبوعي:


 

اليوم

المادة

المرحلة

الوقت

الاحد

المنطق

الاولى / الدراسة الصباحية

11:30 - 1:30

الاثنين

المنطق

الاولى / الدراسة المسائية

4:00 – 2:00

الاربعاء

معمارية

الثانية / الدراسة الصباحية

8:30 – 9:30

الاربعاء

معمارية

الثانية / الدراسة المسائية

4:00 – 6:00

الخميس

معمارية

الثانية / الدراسة الصباحية

10:30 – 12:30

الخميس

معمارية

الثانية / الدراسة المسائية

2:00 – 3:00

 

 

 

المحاضرات:


 

 Computer Architectures

 

الفصل الدراسي

تسلسل المحاضرات

المرحلة

الفصل الدراسي الاول

الجزء الاول

Register Transfer and Microoperations

الجزء الثاني

Basic Computer Organization and Design

الجزء الثالث

Programming the Basic Computer

الجزء الرابع

Microprogramming Control

الفصل الدراسي الثاني

 

 

 

الجزء الخامس

Memory Organization

 

الجزء السادس

Input-Output Organization

المصدر

Reference

 

Computer System Architecture M.Mories Mano 3rd Edition

 

 


 

 

 

 Fundamentals of Logic Design  

 

الفصل الدراسي

تسلسل المحاضرات

المرحلة

الفصل الدراسي الاول

الجزء الاول

Introduction to Digital Quantities

Numbering Systems

Conversions between numbering systems

Digital Codes

الجزء الثاني

Arithmetic Operation of Numbering Systems

الجزء الثالث

Logic Gate

الجزء الرابع

Boolean Algebra

المصدر

Reference

 

Digital Fundamental by Floyd, 2010

 

 


 

 

اسئلة وحلولها:

 

 

SOLUTIONS

SUBJECT

Sol- 1

اسئلة رقم 1

Sol- 2

اسئلة رقم 2

 

 


 

 

روابط مهمة

 

https://www.youtube.com/watch?v=zLP_X4wyHbY

https://www.youtube.com/watch?v=CDO28Esqmcg&list=PLhwVAYxlh5dvB1MkZrcRZy6x_a2yORNAu

https://www.youtube.com/watch?v=f_2Axf5XAlk&t=3s

 


 

 

النشر

 

 

Journal Publications:

  1. Yasir Amer Abbas, Razali Jidin, Norziana Jamil, Muhammad Reza Z'aba, M.E. Rusli, “PRINCE IP-Core on Field Programmable Gate Arrays (FPGA)”, Res. J. Appl. Sci. Eng. Technol. Vol. 10,pp. 914–922, 2015.
  2. Yasir Amer Abbas, Razali Jidin, Norziana Jamil, and Muhammad Reza Z'aba, M.E. Rusli, “Lightweight PRINCE Algorithm IP Core for Securing GSM Messaging using FPGA”, Research Journal of Information. Vol. 8, pp.17-28, 2016
  3. Yasir Amer Abbas, Razali Jidin, Norziana Jamil, and Muhammad Reza Z'aba,“Reusable Data-Path Architecture for Encryption-then-Authentication on FPGA”, International Review on Computers and Software (IRECOS), vol. 1, pp. 56-63, 2016
  4. Haider Ismael Shahadi, Razali Jidin, Wing Hung Way, and Yasir Amer Abbas, “Efficient FPGA Architectures for Dual Mode Integer Haar Lifting Wavelet Transform Core”, Journal of Applied Sciences, vol. 14, pp. 436-444, 2014.
  5.  

 

 

 

Conference  

 

  1. Yasir Amer Abbas, and  Razali Jidin, “Reconfigurable Design of Heterogonous Multiprocessors using FPGA Platforms: A Review,” in UNITEN Student Conference On Research And Development (SCOReD 2012), 2012, pp. 28-31.
  2. Yasir Amer Abbas, Razali Jidin, and  Pooria Varahram,“Evaluation of Reconfigurable Technique for Heterogeneous Multi-core Processors with FPGA Platform,” Image Processing, Image Analysis and Real-Time Imaging (IPIARTI) Symposium 2013, 2013,  pp. 18.
  3. Yasir Amer Abbas, Razali Jidin, Norziana Jamil, Muhammad Reza Z'aba, M.E. Rusli, B. Tariq, Implementation of PRINCE algorithm in FPGA, in: Proc. 6th Int. Conf. Inf. Technol. Multimed., IEEE, 2014: pp. 1–4. doi:10.1109/ICIMU.2014.7066593.
  4. Yasir Amer Abbas, Razali Jidin, Norziana Jamil, and Muhammad Reza Z'aba,“Securing electrical substation's wireless messaging with a Lightweight Crypto-Algorithm IP core”, IEEE International Conference on  Power and Energy (PECon) 2014 , Dec. 2014 , pp. 159-163. (Best Paper Award).
  5. Saad Al-Azawi, Yasir Amer Abbas, Razali Jidin “Low complexity multidimensional CDF 5/3 DWT architecture”, 9th International Symposium on Communication Systems, Networks & Digital Signal Processing (CSNDSP) 2014 , July 2014, pp. 804-808.

 

 

 

   

 

حقوق النشر محفوظة لموقع كلية الهندسة جامعة ديالى Copyright (c) 2016

3:45