ياسر عامر

حصل علىة البكالوريوس في  هندسة الحاسبات من كلية الرشيد / الجامعة التكنولوجية / العراق عام 2000.وحصل على درجة الماجستير في هندسة الحاسبات من الجامعة التكنولوجية / العراق عام 2005 ثم عمل فيها كتدريسي حتى عام 2007. بعدها انتقل للعمل في كلية الهندسة / جامعة ديالى .حصل على درجة الدكتوراه في هندسة الحاسبات عام 2016 )اعادة استخدام نواقل البيانات الخاصة بالتشفيرعن طريق تصميم معماريات كفؤة باستخدام FPGA (من جامعة الطاقة الماليزية. خلال الدراسة نشر العديد من البحوث في المجلات والمؤتمرات العالمية. حاليا يعمل تدريسي في قسم هندسة الحاسوب / كلية الهندسة / جامعة ديالى. اهتماماته البحثية تتركز على معماريات الحاسبة و التشفير الاجهزة المحمولة  و أمنية المعلومات  . يمكن متابعة بحوثه على الروابط التالية

https://scholar.google.com/citations?user=zIrTVRMAAAAJ&hl=en

https://www.researchgate.net/profile/Yasir_Abbas4

 


 

 

 

 

 

 

 

 

اسم المادة:

 

DSD المرحلة  الثالثة

1 , 2 , 3 , 4 , 5 , 6 , 78 , 9 ,10 

 

اسئلة وحلولها:

 

 

SOLUTIONS

SUBJECT

Sol- 1

اسئلة رقم 1

Sol- 2

اسئلة رقم 2

 

 


 

 

روابط مهمة

 

https://www.youtube.com/watch?v=zLP_X4wyHbY

https://www.youtube.com/watch?v=CDO28Esqmcg&list=PLhwVAYxlh5dvB1MkZrcRZy6x_a2yORNAu

https://www.youtube.com/watch?v=f_2Axf5XAlk&t=3s

 


 

 

النشر

K. Jameil, Y. A. Abbas, S. Al-Azawi, and S. Albawi, “Test mode for FIR filter design using FPGA,” J. Adv. Res. Dyn. Control Syst., vol. 11, no. 1 Special Issue, pp. 1828–1836, 2019.

K. Jameil, Y. A. Abbas, and S. Al-Azawi, “Low Power and High Speed Sequential Circuits Test Architecture,” Recent Patents Comput. Sci., vol. 13, pp. 1–11, 2019.

Y. A. Abbas, S. Albawi, A. T. Abd, and A. K. Jameil, “A systematic mapping study on radio frequency identification security,” Int. J. Sensors, Wirel. Commun. Control, vol. 09, 2019.

S. Albawi, Y. A. Abbas, and Y. Almadany, “Robust skin diseases detection and classification using deep neural networks,” vol. 7, no. 4, pp. 6473–6480, 2018

Yousefvand, Ali, et al. "The effect of uniaxial strain on the electrical properties of graphene nanoribbon." 2018 1st International Scientific Conference of Engineering Sciences-3rd Scientific Conference of Engineering Science (ISCES). IEEE, 2018.

Y. A. Abbas, R. Jidin, N. Jamil, M. R. Z, and M. A. Mohamed, “Photon : a new mix columns architecture on FPGA,” Int. J. Eng. Technol., vol. 7, pp. 138–144, 2018.

Abbas, Yasir Amer, Razali Jidin, Norziana Jamil, Muhammad Reza Z’aba, and Saad Al-Azawi. "Small Footprint Mix-Column Serial for PHOTON and LED Lightweight Cryptography." In 2018 International Conference on Advanced Science and Engineering (ICOASE), pp. 70-74. IEEE, 2018.

Hammad, B. T., Abbas, Y. A., Jamil, N., Rusli, M. E., & Zaba, M. R. (2017). FPGA Implementation of DLP-PHOTON Hash Function. International Journal of Future Generation Communication and Networking10(12), 71-78.

Y. A. Abbas, R. Jidin, N. Jamil, and M. R. Zaba, “Reusable Data-Path Architecture for Encryption-then-Authentication on FPGA,” Int. Rev. Comput. Softw., vol. 11, no. January, pp. 56–63, 2016.

Y. A. Abbas, R. Jidin, N. Jamil, M. R. Z’aba, and M. E. Rusli, “PRINCE IP-Core on Field Programmable Gate Arrays ( FPGA ),” Res. J. Appl. Sci. Eng. Technol., vol. 10, no. 8, pp. 914–922, 2015

Y. A. Abbas, R. Jidin, N. Jamil, and M. R. Z’aba, “Securing Electrical Substation’s Wireless Messaging with a Lightweight Crypto-Algorithm IP Core,” in IEEE International Conference Power & Energy (PECON), 2014, pp. 159–163.

Y. A. Abbas, R. Jidin, N. Jamil, M. R. Z’aba, M. E. Rusli, and B. Tariq, “Implementation of PRINCE algorithm in FPGA,” in Proceedings of the 6th International Conference on Information Technology and Multimedia, 2014, pp. 1–4.

 

 


 

 

 

Conference  

 

  1. Yasir Amer Abbas, and  Razali Jidin, “Reconfigurable Design of Heterogonous Multiprocessors using FPGA Platforms: A Review,” in UNITEN Student Conference On Research And Development (SCOReD 2012), 2012, pp. 28-31.
  2. Yasir Amer Abbas, Razali Jidin, and  Pooria Varahram,“Evaluation of Reconfigurable Technique for Heterogeneous Multi-core Processors with FPGA Platform,” Image Processing, Image Analysis and Real-Time Imaging (IPIARTI) Symposium 2013, 2013,  pp. 18.
  3. Yasir Amer Abbas, Razali Jidin, Norziana Jamil, Muhammad Reza Z'aba, M.E. Rusli, B. Tariq, Implementation of PRINCE algorithm in FPGA, in: Proc. 6th Int. Conf. Inf. Technol. Multimed., IEEE, 2014: pp. 1–4. doi:10.1109/ICIMU.2014.7066593.
  4. Yasir Amer Abbas, Razali Jidin, Norziana Jamil, and Muhammad Reza Z'aba,“Securing electrical substation's wireless messaging with a Lightweight Crypto-Algorithm IP core”, IEEE International Conference on  Power and Energy (PECon) 2014 , Dec. 2014 , pp. 159-163. (Best Paper Award).
  5. Saad Al-Azawi, Yasir Amer Abbas, Razali Jidin “Low complexity multidimensional CDF 5/3 DWT architecture”, 9th International Symposium on Communication Systems, Networks & Digital Signal Processing (CSNDSP) 2014 , July 2014, pp. 804-808.

 

 

 

   

 

3:45